有時候 circuit designer 會發現跑 po-sim 模擬時出現 NO DC PATH TO GROUND 的錯誤 , 追蹤後發現是 RC extraction 的軟體抽出來的 netlist 有斷線的節點 . 接下來 , 讓我們來討論一下這個情形 . 首先 , 造成斷線的原因 , 這邊整理三個可能發生的原因: 1. LVS rule 造成的 2. Layout 中的 pattern 圖形造成的 3. Tool 本身的 bug 1. LVS rule 造成的 : RC extraction 的軟體對於 CONNECTION 的定義比較嚴謹 , 基本上是透過 “CONNECT” 這個指令來得知 metal 與 metal 透過什麼 via 連接 . 例如 : CONNECT METAL1 METAL2 BY VIA1 METAL1 與 METAL2 透過 VIA1 連接上下層 . 有些 rule 中 , device 的 pin layer 的 net information 是透過繼承來的或是使用 STAMP , 雖然 LVS 可以跑可以 match, 但是抽 RC 時往往會出現問題 . 這個部份要請撰寫 LVS rule 的朋友們 , 多加注意 . 2. Layout 中的 pattern 造成的 : 我們都知道 , 寄生電阻的計算公式是 電阻係數乘上線長除以線寬 . (R = RSH * L/W) 所以軟體在計算寄生電阻之前 , 會先處理 layout 圖形 , 把它變成一塊塊長方形 , 通常這個動作叫 fracturing. 在這個過程中有可能因為原本的 pattern 造成 fracturing 之後有縫隙 , 另一個可能是在做 fracture 時 , layout 圖形落在不同階層的 cel...